### 컴퓨터과학기초

# 11주차 조합논리회로(3)

인하공업전문대학 컴퓨터정보과

이수정 교수

#### 지난 시간

### Ch.7 조합논리회로

- 1. 가산기
- 2. 비교기
- 3. 디코더
- 4. 인코더



- 2진 비교기(comparator): 두 2진수 값의 크기를 비교하는 회로
- 1비트 비교기

| 입 | 력 | 출력          |                  |             |               |  |  |  |  |
|---|---|-------------|------------------|-------------|---------------|--|--|--|--|
| A | В | $A=B$ $F_1$ | $A \neq B$ $F_2$ | $A>B$ $F_3$ | $A < B$ $F_4$ |  |  |  |  |
| 0 | 0 | 1           | 0                | 0           | 0             |  |  |  |  |
| 0 | 1 | 0           | 1                | 0           | 1             |  |  |  |  |
| 1 | 0 | 0           | 1                | 1           | 0             |  |  |  |  |
| 1 | 1 | 1           | 0                | 0           | 0             |  |  |  |  |

$$F_1 = \overline{A \oplus B}, \quad F_2 = A \oplus B,$$
  $F_3 = A\overline{B}, \quad F_4 = \overline{A}B$ 

<진리표와 논리식>



### ■2비트 비교기

| <b>O</b> Į | 럑        |       | 左          | 격     |       |
|------------|----------|-------|------------|-------|-------|
| A          | В        | A=B   | $A \neq B$ | A>B   | A < B |
| $A_1A_2$   | $B_1B_2$ | $F_1$ | $F_2$      | $F_3$ | $F_4$ |
|            | 0 0      | 1     | 0          | 0     | 0     |
| 0 0        | 0 1      | 0     | 1          | 0     | 1     |
|            | 1 0      | 0     | 1          | 0     | 1     |
|            | 1 1      | 0     | 1          | 0     | 1     |
|            | 0 0      | 0     | 1          | 1     | 0     |
| 0 1        | 0 1      | 1     | 0          | 0     | 0     |
| 0 1        | 1 0      | 0     | 1          | 0     | 1     |
|            | 1 1      | 0     | 1          | 0     | 1     |
|            | 0 0      | 0     | 1          | 1     | 0     |
| 1 0        | 0 1      | 0     | 1          | 1     | 0     |
| 1 0        | 1 0      | 1     | 0          | 0     | 0     |
|            | 1 1      | 0     | 1          | 0     | 1     |
|            | 0 0      | 0     | 1          | 1     | 0     |
| 1 1        | 0 1      | 0     | 1          | 1     | 0     |
| 1 1        | 1 0      | 0     | 1          | 1     | 0     |
|            | 1 1      | 1     | 0          | 0     | 0     |

<진리표>





$$F_3 = A_1 \overline{B_1} + A_2 \overline{B_1} \overline{B_2} + A_1 A_2 \overline{B_2} \qquad F_4 = \overline{A_1} B_1 + \overline{A_1} \overline{A_2} B_2 + \overline{A_2} B_1 B_2$$



$$F_2 = (A_1 \oplus B_1) + (A_2 \oplus B_2)$$



$$F_4 = \overline{A_1}B_1 + \overline{A_1}\overline{A_2}B_2 + \overline{A_2}B_1B_2$$



<2비트 비교기 회로 설계 과정과 회로도>

#### 사례

#### Ch.7 조합논리회로

- 1. 가산기
- 2. 비교기
- 3. 디코더
- 4. 인코더



#### ■ 디코더(decoder)

- 입력선에 나타나는 n비트의 2진 코드를 최대 2<sup>n</sup>개의 서로 다른 정보로 바 꿔주는 조합논리회로
- 인에이블(enable)단자를 가지고 있는 경우는 디멀티플렉서의 기능도 수행
- 실제 상용 IC의 경우에는 디코더와 디멀티플렉서의 기능으로 모두 사용

(receiver)



(sender)

<디코더와 인코터의 기능>

#### 1) 1×2 디코더

• 1개의 입력에 따라서 2개의 출력 중 하나가 선택

| 입력 | 출력    |       |  |  |  |  |  |  |
|----|-------|-------|--|--|--|--|--|--|
| A  | $Y_1$ | $Y_0$ |  |  |  |  |  |  |
| 0  | 0     | 1     |  |  |  |  |  |  |
| 1  | 1     | 0     |  |  |  |  |  |  |

$$Y_0 = \overline{A}$$
  $Y_1 = A$ 

<진리표와 논리식>

• 인에이블이 있는 1×2 디코더

| 입력  | 출력    |       |  |  |  |
|-----|-------|-------|--|--|--|
| E A | $Y_1$ | $Y_0$ |  |  |  |
| 0 0 | 0     | 0     |  |  |  |
| 0 1 | 0     | 0     |  |  |  |
| 1 0 | 0     | 1     |  |  |  |
| 1 1 | 1     | 0     |  |  |  |

$$Y_0 = E\overline{A}$$
  $Y_1 = EA$   
<진리표와 논리식>



<회로도>



<회로도>

#### 2) 2×4 디코더

• 2개의 입력에 따라서 4개의 출력 중 하나가 선택

| 입 | 력 | 출력    |       |       |       |  |  |  |  |  |
|---|---|-------|-------|-------|-------|--|--|--|--|--|
| В | A | $Y_3$ | $Y_2$ | $Y_1$ | $Y_0$ |  |  |  |  |  |
| 0 | 0 | 0     | 0     | 0     | 1     |  |  |  |  |  |
| 0 | 1 | 0     | 0     | 1     | 0     |  |  |  |  |  |
| 1 | 0 | 0     | 1     | 0     | 0     |  |  |  |  |  |
| 1 | 1 | 1     | 0     | 0     | 0     |  |  |  |  |  |

$$Y_0 = \overline{B}\overline{A}$$
  $Y_1 = \overline{B}A$ 

$$Y_2 = B\overline{A}$$
  $Y_3 = BA$ 

<진리표와 논리식>



#### ■2×4 NAND 디코더

• 실제 IC들은 AND게이트가 아닌 NAND 게이트로 구성

| 입 | 력 | 출력    |       |       |       |  |  |  |  |
|---|---|-------|-------|-------|-------|--|--|--|--|
| В | A | $Y_3$ | $Y_2$ | $Y_1$ | $Y_0$ |  |  |  |  |
| 0 | 0 | 1     | 1     | 1     | 0     |  |  |  |  |
| 0 | 1 | 1     | 1     | 0     | 1     |  |  |  |  |
| 1 | 0 | 1     | 0     | 1     | 1     |  |  |  |  |
| 1 | 1 | 0     | 1     | 1     | 1     |  |  |  |  |

$$Y_0 = \overline{\overline{B}}\overline{\overline{A}}$$
  $Y_1 = \overline{\overline{B}}\overline{A}$   
 $Y_2 = \overline{\overline{B}}\overline{\overline{A}}$   $Y_3 = \overline{\overline{B}}\overline{A}$ 

<진리표와 논리식>



<회로도>

#### ■ 인에이블이 있는 2×4 디코더

- 대부분의 IC 디코더들은 인에이블(enable) 입력이 있어서 회로를 제어한다.
- E=1일 때만 출력이 동작

| <u>C</u>         | <u> 입력</u> |                  | 출력    |       |       |       |  |  |  |
|------------------|------------|------------------|-------|-------|-------|-------|--|--|--|
| $\boldsymbol{E}$ | В          | $\boldsymbol{A}$ | $Y_3$ | $Y_2$ | $Y_1$ | $Y_0$ |  |  |  |
| 0                | ×          | ×                | 0     | 0     | 0     | 0     |  |  |  |
| 1                | 0          | 0                | 0     | 0     | 0     | 1     |  |  |  |
| 1                | 0          | 1                | 0     | 0     | 1     | 0     |  |  |  |
| 1                | 1          | 0                | 0     | 1     | 0     | 0     |  |  |  |
| 1                | 1          | 1                | 1     | 0     | 0     | 0     |  |  |  |

$$Y_0 = E\overline{B}\overline{A}$$
  $Y_1 = E\overline{B}A$ 

$$Y_2 = EB\overline{A}$$
  $Y_3 = EBA$ 

<진리표와 논리식>



<회로도>

#### ■ 인에이블이 있는 2×4 NAND 디코더

- NAND 게이트로 구성한 인에이블(enable) 입력이 있는 회로
- E=0일 때만 출력이 동작

| 입력    |       | 출     | <u> 출력</u> |       |  |  |  |
|-------|-------|-------|------------|-------|--|--|--|
| E B A | $Y_3$ | $Y_2$ | $Y_1$      | $Y_0$ |  |  |  |
| 1 × × | 1     | 1     | 1          | 1     |  |  |  |
| 0 0 0 | 1     | 1     | 1          | 0     |  |  |  |
| 0 0 1 | 1     | 1     | 0          | 1     |  |  |  |
| 0 1 0 | 1     | 0     | 1          | 1     |  |  |  |
| 0 1 1 | 0     | 1     | 1          | 1     |  |  |  |

$$Y_0 = \overline{\overline{E}}\overline{\overline{B}}\overline{\overline{A}} \quad Y_1 = \overline{\overline{E}}\overline{\overline{B}}\overline{\overline{A}}$$

$$Y_2 = \overline{\overline{E}B\overline{A}} \quad Y_3 = \overline{\overline{E}BA}$$

<진리표와 논리식>



- ■IC 74139 구성도
  - 인에이블 단자를 갖는 2×4 디코더를 두 개 가지고 있는 IC



<IC 74139 핀 배치도>

#### 3) 3×8 디코더

• 3개의 입력에 따라서 8개의 출력 중 하나가 선택

| 입력    |       | 출력    |       |       |       |       |       |       |  |  |  |
|-------|-------|-------|-------|-------|-------|-------|-------|-------|--|--|--|
| C B A | $Y_7$ | $Y_6$ | $Y_5$ | $Y_4$ | $Y_3$ | $Y_2$ | $Y_1$ | $Y_0$ |  |  |  |
| 0 0 0 | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     |  |  |  |
| 0 0 1 | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     |  |  |  |
| 0 1 0 | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     |  |  |  |
| 0 1 1 | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     |  |  |  |
| 1 0 0 | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     |  |  |  |
| 1 0 1 | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     |  |  |  |
| 1 1 0 | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     |  |  |  |
| 1 1 1 | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |  |  |  |

$$Y_0 = \overline{C}\overline{B}\overline{A}, \quad Y_1 = \overline{C}\overline{B}A, \quad Y_2 = \overline{C}B\overline{A}, \quad Y_3 = \overline{C}BA$$
  
 $Y_4 = C\overline{B}\overline{A}, \quad Y_5 = C\overline{B}A, \quad Y_6 = CB\overline{A}, \quad Y_7 = CBA$ 



- IC 74138(3×8 디코더)
  - 3개의 입력에 따라서 8개의 출력 중 하나가 선택
  - 세 개의 인에이블 단자를 가지고 있음
  - 8개의 출력은 0일 때 활성화(active-low)됨

|       | 입로    | 곀      |        |                       |       |       | 출     | 력     |       |       |       | <ic 7<="" th=""></ic> |
|-------|-------|--------|--------|-----------------------|-------|-------|-------|-------|-------|-------|-------|-----------------------|
| C B A | $G_1$ | $G_2A$ | $G_2B$ | <i>Y</i> <sub>7</sub> | $Y_6$ | $Y_5$ | $Y_4$ | $Y_3$ | $Y_2$ | $Y_1$ | $Y_0$ |                       |
| 0 0 0 |       |        |        |                       |       |       |       |       |       |       |       |                       |
| 0 0 1 | 1     | 0      | 0      | 1                     | 1     | 1     | 1     | 1     | 1     | 1     | 0     |                       |
| 0 1 0 | 1     | 0      | 0      | 1                     | 1     | 1     | 1     | 1     | 1     | 0     | 1     |                       |
| 0 1 1 | 1     | 0      | 0      | 1                     | 1     | 1     | 1     | 1     | 0     | 1     | 1     |                       |
| 1 0 0 | 1     | 0      | 0      | 1                     | 1     | 1     | 1     | 0     | 1     | 1     | 1     |                       |
| 1 0 1 | 1     | 0      | 0      | 1                     | 1     | 1     | 0     | 1     | 1     | 1     | 1     |                       |
| 1 1 0 | 1     | 0      | 0      | 1                     | 1     | 0     | 1     | 1     | 1     | 1     | 1     |                       |
| 1 1 1 | 1     | 0      | 0      | 1                     | 0     | 1     | 1     | 1     | 1     | 1     | 1     |                       |
| ××    | 1     | 0      | 0      | 0                     | 1     | 1     | 1     | 1     | 1     | 1     | 1     |                       |
| ×     | 0     | ×      | ×      | 1                     | 1     | 1     | 1     | 1     | 1     | 1     | 1     |                       |
| ××    | ×     | 1      | ×      | 1                     | 1     | 1     | 1     | 1     | 1     | 1     | 1     |                       |

<IC 74138 진리표>



<IC 74138 내부 회로도>



<IC 74138 핀 배치도>

예제 7-3

지하1층, 지상7층으로 이루어진 8층 건물에 설치된 엘리베이터에서 현재 층을 가리키는 램프 (lamp)를 켜주는 회로를 구성하려고 한다. 엘리베이터가 위치한 층을 표시하는 디스플레이는 B, 1, 2, 3, 4, 5, 6, 7로 배열된 글자판이 있으며, 각 글자 뒤에 있는 램프가 켜지면 해당 글자판이 밝게 비추어져 층을 표시한다고 가정한다. 또한 회로의 입력으로는 각 층의 센서로부터 해당 층을 나타내는 3비트 2진수(000: 지하층, 001: 1층, 010: 2층, 011: 3층, 100: 4층, 101: 5층, 110: 6층, 111: 7층)가 입력된다고 가정한다.

물이 그림과 같이 현재의 엘리베이터 위치를 나타내는 2진수를  $3 \times 8$  디코더로 입력시킨다. 그리고 디코더의  $Y_0$  출력을 디스플레이의 글자 B 뒤에 위치한램프에 연결한다. 마찬가지로  $Y_1$ 은 1,  $Y_2$ 는 2,  $Y_3$ 은 3,  $Y_4$ 는 4,  $Y_5$ 는 5,  $Y_6$ 은 6,  $Y_7$ 은 7로 연 결하면 된다.예를 들어, 엘리베이터가 5층에 있으면  $3 \times 8$  디코더의 입력으로 101이 들어오고, 디코더의 출력  $Y_5$ 만이 인에이블 되어 5층이 표시된다.



### 4) 4×16 디코더

| D C B A | <i>Y</i> <sub>15</sub> | <i>Y</i> <sub>14</sub> | <i>Y</i> <sub>13</sub> | <i>Y</i> <sub>12</sub> | <i>Y</i> <sub>11</sub> | <i>Y</i> <sub>10</sub> | $Y_9$ | $Y_8$ | $Y_7$ | $Y_6$ | $Y_5$ | $Y_4$ | $Y_3$ | $Y_2$ | $Y_1$ | $Y_0$ |
|---------|------------------------|------------------------|------------------------|------------------------|------------------------|------------------------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| 0 0 0 0 | 0                      | 0                      | 0                      | 0                      | 0                      | 0                      | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     |
| 0 0 0 1 | 0                      | 0                      | 0                      | 0                      | 0                      | 0                      | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     |
| 0 0 1 0 | 0                      | 0                      | 0                      | 0                      | 0                      | 0                      | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     |
| 0 0 1 1 | 0                      | 0                      | 0                      | 0                      | 0                      | 0                      | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     |
| 0 1 0 0 | 0                      | 0                      | 0                      | 0                      | 0                      | 0                      | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     |
| 0 1 0 1 | 0                      | 0                      | 0                      | 0                      | 0                      | 0                      | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     |
| 0 1 1 0 | 0                      | 0                      | 0                      | 0                      | 0                      | 0                      | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     |
| 0 1 1 1 | 0                      | 0                      | 0                      | 0                      | 0                      | 0                      | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1 0 0 0 | 0                      | 0                      | 0                      | 0                      | 0                      | 0                      | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1 0 0 1 | 0                      | 0                      | 0                      | 0                      | 0                      | 0                      | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1 0 1 0 | 0                      | 0                      | 0                      | 0                      | 0                      | 1                      | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1 0 1 1 | 0                      | 0                      | 0                      | 0                      | 1                      | 0                      | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1 1 0 0 | 0                      | 0                      | 0                      | 1                      | 0                      | 0                      | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1 1 0 1 | 0                      | 0                      | 1                      | 0                      | 0                      | 0                      | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1 1 1 0 | 0                      | 1                      | 0                      | 0                      | 0                      | 0                      | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1 1 1 1 | 1                      | 0                      | 0                      | 0                      | 0                      | 0                      | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

<4×16 디코더 진리표>

#### ■ 2개의 3×8 디코더로 4×16 디코더를 구성

D=0 상위 디코더만 enable되어 출력은  $Y_0 \sim Y_7$  중의 하나가 1로 되고, 하위 디코더 출력들은 모두 0이 된다.

D=1

하위 디코더만 enable 되어 출력은  $Y_{8}$ ~  $Y_{15}$  중의 하나가 1로 되고, 상위 디코더 출력들은 모두 0이 된다.



#### IC 74154





<IC 74154 회로도>

<IC 74154 핀 배치도>

<2×4 디코더 5개를 이용한 4×16 디코더>



16개 출력

#### 5) 디코더를 이용한 조합논리회로

■ 3×8 디코더를 이용하는 경우





#### ■ 3×8 디코더를 이용하는 경우의 예



$$F_1(A, B, C) = \sum m(1, 2, 4, 5)$$

$$F_2(A, B, C) = \sum m(1, 5, 7)$$



$$F_1(A, B, C) = \sum m(2, 5, 6)$$

$$F_2(A, B, C) = \sum m(0, 7)$$

#### ■ 3×8 디코더를 이용하는 경우의 예



$$F_1(A, B, C) = \prod M(2, 7)$$
  
 $F_2(A, B, C) = \prod M(0, 5, 7)$ 



$$F_1(A, B, C) = \prod M(0, 3, 5)$$

$$F_2(A, B, C) = \prod M(2, 3, 4)$$

### 6) BCD-7-세그먼트 디코더





• 7 세그먼트(7 segment): 7개의 획으로 숫자나 문자를 나타낼 수 있는 표시장치. FND(Flexible Numeric Display)라고도 불림.숫자 표시 전용 장치





<7-세그먼트의 숫자 표시>

<7-세그먼트 디코더 진리표>

|   | 입 | 력 |                  | 출력        |         |               |                |               |                |        |  |  |
|---|---|---|------------------|-----------|---------|---------------|----------------|---------------|----------------|--------|--|--|
| D | C | В | $\boldsymbol{A}$ | $\bar{a}$ | $ar{b}$ | $\frac{-}{c}$ | $\overline{d}$ | $\frac{-}{e}$ | $\overline{f}$ | _<br>g |  |  |
| 0 | 0 | 0 | 0                | 0         | 0       | 0             | 0              | 0             | 0              | 1      |  |  |
| 0 | 0 | 0 | 1                | 1         | 0       | 0             | 1              | 1             | 1              | 1      |  |  |
| 0 | 0 | 1 | 0                | 0         | 0       | 1             | 0              | 0             | 1              | 0      |  |  |
| 0 | 0 | 1 | 1                | 0         | 0       | 0             | 0              | 1             | 1              | 0      |  |  |
| 0 | 1 | 0 | 0                | 1         | 0       | 0             | 1              | 1             | 0              | 0      |  |  |
| 0 | 1 | 0 | 1                | 0         | 1       | 0             | 0              | 1             | 0              | 0      |  |  |
| 0 | 1 | 1 | 0                | 1         | 1       | 0             | 0              | 0             | 0              | 0      |  |  |
| 0 | 1 | 1 | 1                | 0         | 0       | 0             | 1              | 1             | 1              | 1      |  |  |
| 1 | 0 | 0 | 0                | 0         | 0       | 0             | 0              | 0             | 0              | 0      |  |  |
| 1 | 0 | 0 | 1                | 0         | 0       | 0             | 1              | 1             | 0              | 0      |  |  |
| 1 | 0 | 1 | 0                | ×         | ×       | ×             | ×              | ×             | ×              | ×      |  |  |
| 1 | 0 | 1 | 1                | ×         | ×       | ×             | ×              | ×             | ×              | ×      |  |  |
| 1 | 1 | 0 | 0                | ×         | ×       | ×             | ×              | ×             | ×              | ×      |  |  |
| 1 | 1 | 0 | 1                | ×         | ×       | ×             | ×              | ×             | ×              | ×      |  |  |
| 1 | 1 | 1 | 0                | ×         | ×       | ×             | ×              | ×             | ×              | ×      |  |  |
| 1 | 1 | 1 | 1                | ×         | ×       | ×             | ×              | ×             | ×              | ×      |  |  |



$$\overline{a} = \overline{DCBA} + C\overline{A}$$



$$\overline{b} = C\overline{B}A + CB\overline{A} = C(B \oplus A)$$



$$\bar{c} = \bar{C}B\bar{A}$$



$$\overline{d} = \overline{CBA} + \overline{CBA} + \overline{CBA}$$



$$\overline{e} = A + C\overline{B}$$



$$\overline{f} = BA + \overline{C}B + \overline{D}\overline{C}A$$

<카르노 맵>



#### ■ 캐소드 공통(common cathode)

- <캐소드 공통>
- LED의 모든 캐소드가 공통으로 묶여 있다.
- 캐소드는 0V나 접지(GND)에 연결
- 불을 켤 LED세그먼트에 +5V 전압 공급
- 입력전압이 1(High)일 때 동작하는 active-high



#### ■ 애노드 공통(common anode)

- 모든 애노드는 +5V에 연결
- 불을 켤 LED에 OV 공급
- active-low



<애노드 공통>

#### ■ 인코더(encoder)

- 디코더의 반대기능을 수행하는 조합논리회로
- 2<sup>n</sup>개의 입력신호로부터 n개의 출력신호를 만든다.
- 2<sup>n</sup>개 중 활성화된 하나의 1비트 입력 신호를 받아서 그 숫자에 해당하는 n 비트 2진 정보를 출력

#### 1) 2×1 인코더

■입력의 신호에 따라 2개의 2진 조합(0 또는 1)을 출력

| 입     | 럑     | 출력    |  |  |  |
|-------|-------|-------|--|--|--|
| $D_1$ | $D_0$ | $B_0$ |  |  |  |
| 0     | 1     | 0     |  |  |  |
| 1     | 0     | 1     |  |  |  |



 $D_1 D_0$ 

$$B_0 = D_1$$

<진리표와 논리식>

#### 2) 4×2 인코더

■입력의 신호에 따라 2개의 2진 조합으로 출력된다.

|       | 입                   | 출력 |       |       |       |  |
|-------|---------------------|----|-------|-------|-------|--|
| $D_3$ | $D_2 \mid D_1 \mid$ |    | $D_0$ | $B_1$ | $B_0$ |  |
| 0     | 0                   | 0  | 1     | 0     | 0     |  |
| 0     | 0                   | 1  | 0     | 0     | 1     |  |
| 0     | 1                   | 0  | 0     | 1     | 0     |  |
| 1     | 0                   | 0  | 0     | 1     | 1     |  |

$$B_1 = D_2 + D_3$$
,  $B_0 = D_1 + D_3$   
<진리표와 논리식>



#### 3) 8×3 인코더

■ 8(=2³)개의 입력과 3개의 출력을 가지며, 입력의 신호에 따라 3개의 2진 조합으로 출력

| 입력    |       |       |       |       |       | 출력    |       |       |       |       |
|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| $D_7$ | $D_6$ | $D_5$ | $D_4$ | $D_3$ | $D_2$ | $D_1$ | $D_0$ | $B_2$ | $B_1$ | $B_0$ |
| 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     |
| 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 1     |
| 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 1     | 0     |
| 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 1     | 1     |
| 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 1     | 0     | 0     |
| 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 1     |
| 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 1     | 0     |
| 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 1     | 1     |

$$B_2 = D_4 + D_5 + D_6 + D_7$$

$$B_1 = D_2 + D_3 + D_6 + D_7$$

$$B_0 = D_1 + D_3 + D_5 + D_7$$

<진리표와 논리식>



#### 4) 8×3 우선순위 인코더

■ 우선순위 인코더(priority encoder): 입력에 우선순위를 정하여 여러 개의 입력이 있을 때 우선순위가 높은 입력값에 해당되는 출력신호를 만들어 내는 회로

| 입력    |       |       |       |       |       | 출력    |       |       |       |       |
|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| $D_7$ | $D_6$ | $D_5$ | $D_4$ | $D_3$ | $D_2$ | $D_1$ | $D_0$ | $B_2$ | $B_1$ | $B_0$ |
| 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     |
| 0     | 0     | 0     | 0     | 0     | 0     | 1     | ×     | 0     | 0     | 1     |
| 0     | 0     | 0     | 0     | 0     | 1     | ×     | ×     | 0     | 1     | 0     |
| 0     | 0     | 0     | 0     | 1     | ×     | ×     | ×     | 0     | 1     | 1     |
| 0     | 0     | 0     | 1     | ×     | ×     | ×     | ×     | 1     | 0     | 0     |
| 0     | 0     | 1     | ×     | ×     | ×     | ×     | ×     | 1     | 0     | 1     |
| 0     | 1     | ×     | ×     | ×     | ×     | ×     | ×     | 1     | 1     | 0     |
| 1     | ×     | ×     | ×     | ×     | ×     | ×     | ×     | 1     | 1     | 1     |

$$B_{2} = D_{7} + D_{6} + D_{5} + D_{4}$$

$$B_{1} = D_{7} + D_{6} + \overline{D}_{5} \overline{D}_{4} D_{3} + \overline{D}_{5} \overline{D}_{4} D_{2}$$

$$B_{0} = D_{7} + \overline{D}_{6} D_{5} + \overline{D}_{6} \overline{D}_{4} D_{3} + \overline{D}_{6} \overline{D}_{4} \overline{D}_{2} D_{1}$$

<진리표와 논리식>



### 4. 인코더

#### 5) 10진-BCD 우선순위 인코더

■ 입력과 출력이 모두 active-low로 동작

■ 인코더에 여러 개의 입력이 동시에 들어온 경우, 가장 큰 10진수에 대응하는 BCD값만 출력,

다른 모든 입력은 무시됨

|            | 입력         |            |            |            |            |            |            |            |   | 출 | 력 |   |
|------------|------------|------------|------------|------------|------------|------------|------------|------------|---|---|---|---|
| <i>I</i> 9 | <i>I</i> 8 | <i>I</i> 7 | <i>I</i> 6 | <i>I</i> 5 | <i>I</i> 4 | <i>I</i> 3 | <i>I</i> 2 | <i>I</i> 1 |   |   |   |   |
| 1          | 1          | 1          | 1          | 1          | 1          | 1          | 1          | 1          | 1 | 1 | 1 | 1 |
| 1          | 1          | 1          | 1          | 1          | 1          | 1          | 1          | 0          | 1 | 1 | 1 | 0 |
| 1          | 1          | 1          | 1          | 1          | 1          | 1          | 0          | ×          | 1 | 1 | 0 | 1 |
| 1          | 1          | 1          | 1          | 1          | 1          | 0          | ×          | ×          | 1 | 1 | 0 | 0 |
| 1          | 1          | 1          | 1          | 1          | 0          | ×          | ×          | ×          | 1 | 0 | 1 | 1 |
| 1          | 1          | 1          | 1          | 0          | ×          | ×          | ×          | ×          | 1 | 0 | 1 | 0 |
| 1          | 1          | 1          | 0          | ×          | ×          | ×          | ×          | ×          | 1 | 0 | 0 | 1 |
| 1          | 1          | 0          | ×          | ×          | ×          | ×          | ×          | ×          | 1 | 0 | 0 | 0 |
| 1          | 0          | ×          | ×          | ×          | ×          | ×          | ×          | ×          | 0 | 1 | 1 | 1 |
| 0          | ×          | ×          | ×          | ×          | ×          | ×          | ×          | ×          | 0 | 1 | 1 | 0 |



# 4. 인코더





<IC 74147 핀 배치도>

<IC 74147 회로도>

#### ■ 멀티플렉서(Multiplexer: MUX)

- 여러 개의 입력선들 중에서 하나를 선택하여 출력선에 연결하는 조합논리회로
- 선택선의 값에 따라서 특별한 입력선이 선택
- 데이터 선택기(data selector): 많은 입력들 중 하나를 선택하여 선택된 입력선의 2진 정보를 출력선에 넘겨주기 때문

#### ■ 디멀티플렉서(Demultiplexer: DEMUX)

- 멀티플렉서와 반대
- 정보를 한 선으로 받아서 2<sup>n</sup>개의 가능한 출력 선들 중 하나를 선택하여, 받은 정 보를 전송하는 회로
- n개의 선택선(selection line)의 값에 의해 하나의 출력선이 선택

#### ■ 멀티플렉서와 디멀티플렉서의 역할



#### 1) 2×1 멀티플렉서

■ 2(=2¹)개의 입력중의 하나를 선택선 S에 입력된 값에 따라서 출력으로 보내주는 조합회로

| 선택선 | 출력    |
|-----|-------|
| S   | F     |
| 0   | $D_0$ |
| 1   | $D_1$ |

<진리표>

$$F = \overline{S}D_0 + SD_1$$
  
<논리식>



#### 2) 4×1 멀티플렉서

•  $4(=2^2)$ 개의 입력중의 하나를 선택선  $S_1$ 과  $S_0$ 에 입력된 값에 따라서 출력으로 보내주는 조합논

리회로

| 선퇴    | 택선    | 출력                                       |  |  |
|-------|-------|------------------------------------------|--|--|
| $S_1$ | $S_0$ | F                                        |  |  |
| 0     | 0     | $D_0$                                    |  |  |
| 0     | 1     | $D_0 \\ D_1$                             |  |  |
| 1     | 0     | $egin{pmatrix} D_2^1 \ D_3 \end{matrix}$ |  |  |
| 1     | 1     | $D_3$                                    |  |  |

<진리표>

$$F = \overline{S_1}\overline{S_0}D_0 + \overline{S_1}S_0D_1 + S_1\overline{S_0}D_2 + S_1S_0D_3$$
  
<논리식>



#### 3) 8×1 멀티플렉서

■ 8(=2³)개의 입력중의 하나를 출력으로 보내주는 조합논리회로

| ટ     | 过택(            | 출력 |                     |
|-------|----------------|----|---------------------|
| $S_2$ | $S_1 \mid S_0$ |    | F                   |
| 0     | 0              | 0  | $D_0$               |
| 0     | 0              | 1  | $D_1^{\circ}$       |
| 0     | 1              | 0  |                     |
| 0     | 1              | 1  | $D_2 \\ D_3$        |
| 1     | 0              | 0  | $D_4^{\circ}$       |
| 1     | 0              | 1  | $D_5$               |
| 1     | 1              | 0  | $D_5 \\ D_6 \\ D_7$ |
| 1     | 1              | 1  | $D_7$               |

D<sub>0</sub>
D<sub>1</sub>
D<sub>2</sub>
D<sub>3</sub>
D<sub>4</sub>
D<sub>5</sub>
D<sub>6</sub>
D<sub>7</sub>

<文字
こ

<진리표>

 $< = \overline{S_2} \overline{S_1} \overline{S_0} D_0 + \overline{S_2} \overline{S_1} S_0 D_1 + \overline{S_2} \overline{S_1} \overline{S_0} D_2 + \overline{S_2} \overline{S_1} S_0 D_3 + S_2 \overline{S_1} \overline{S_0} D_4 + S_2 \overline{S_1} \overline{S_0} D_5 + S_2 \overline{S_1} \overline{S_0} D_6 + S_2 \overline{S_1} \overline{S_0} D_7$ 

■ 4×1 멀티플렉서 5개를 이용한 16×1 멀티플렉서



#### 4) 멀티플렉서를 이용한 조합회로 구현

■  $F(A,B,C) = \sum m(0,1,5,7)$ 를  $8 \times 1$  멀티플렉서로 구현하는 경우

☞ 3개의 선택선을 입력 *A, B, C*로 사용

| A | В | C | F         |
|---|---|---|-----------|
| 0 | 0 | 0 | $1 (D_0)$ |
| 0 | 0 | 1 | $1(D_1)$  |
| 0 | 1 | 0 | $0 (D_2)$ |
| 0 | 1 | 1 | $0(D_3)$  |
| 1 | 0 | 0 | $0(D_4)$  |
| 1 | 0 | 1 | $1 (D_5)$ |
| 1 | 1 | 0 | $0(D_6)$  |
| 1 | 1 | 1 | $1(D_7)$  |

<진리표>



 $F(A,B,C) = \sum_{m(0,1,5,7)} = 4 \times 1$  멀티플렉서로 구현하는 경우

 $\square$ A, B 는 선택선으로  $C \vdash D_0, D_1, D_2, D_3$ 을 조합하여 사용

| A B | C | F         |   |  |  |
|-----|---|-----------|---|--|--|
| 0 0 | 0 | D _1      | 1 |  |  |
| 0 0 | 1 | $D_0 = 1$ | 1 |  |  |
| 0 1 | 0 | D -0      | 0 |  |  |
| 0 1 | 1 | $D_1 = 0$ | 0 |  |  |
| 1 0 | 0 | D = C     | 0 |  |  |
| 1 0 | 1 | $D_2 = C$ | 1 |  |  |
| 1 1 | 0 | D C       | 0 |  |  |
| 1 1 | 1 | $D_3 = C$ | 1 |  |  |

<진리표>



<회로도>

- 디멀티플렉서
  - 정보를 한 선으로 받아서 2<sup>n</sup>개의 가능한 출력 선들 중 하나를 선택하여, 받은 정보를 전송하는 회로
  - n개의 선택선(selection line)들을 이용하여 출력을 제어
- 1개의 인에이블 입력을 가지고 있는 디코더는 디멀티플렉서로서의 기능을 수행





<1×4 디멀티플렉서>

- IC 74138을 디멀티플렉서로 사용하는 경우
- IC 74138의 인에이블(G1)을 데이터 입력으로 사용하고 A, B, C를 선택선으로 사용하면 G1 의 부정이 출력된다.

| 입력 |   |                  | 출력              |                 |                 |                 |                 |                 |                 |                 |
|----|---|------------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|
| C  | В | $\boldsymbol{A}$ | $Y_7$           | $Y_6$           | $Y_5$           | $Y_4$           | $Y_3$           | $Y_2$           | $Y_1$           | $Y_0$           |
| 0  | 0 | 0                | 1               | 1               | 1               | 1               | 1               | 1               | 1               | $\overline{G1}$ |
| 0  | 0 | 1                | 1               | 1               | 1               | 1               | 1               | 1               | $\overline{G1}$ | 1               |
| 0  | 1 | 0                | 1               | 1               | 1               | 1               | 1               | $\overline{G1}$ | 1               | 1               |
| 0  | 1 | 1                | 1               | 1               | 1               | 1               | $\overline{G1}$ | 1               | 1               | 1               |
| 1  | 0 | 0                | 1               | 1               | 1               | $\overline{G1}$ | 1               | 1               | 1               | 1               |
| 1  | 0 | 1                | 1               | 1               | $\overline{G1}$ | 1               | 1               | 1               | 1               | 1               |
| 1  | 1 | 0                | 1               | $\overline{G1}$ | 1               | 1               | 1               | 1               | 1               | 1               |
| 1  | 1 | 1                | $\overline{G1}$ | 1               | 1               | 1               | 1               | 1               | 1               | 1               |

<IC 74138을 디멀티플렉서로 사용할 때 진리표>

■ 74154 IC를 디멀티플렉서로 사용할 때는 G1과 G2가 데이터 선이 되고 A, B, C, D가 선택선이 된다.

#### 1) 2진 코드-그레이 코드 변환

#### <2진 코드-그레이 코드 변환 진리표>

| 2진 코드(입력)         | 그레이 코드(출력)              | 2진 코드(입력)         | 그레이 코드(출력)              |
|-------------------|-------------------------|-------------------|-------------------------|
| $B_3 B_2 B_1 B_0$ | $G_3$ $G_2$ $G_1$ $G_0$ | $B_3 B_2 B_1 B_0$ | $G_3$ $G_2$ $G_1$ $G_0$ |
| 0 0 0 0           | 0 0 0 0                 | 1 0 0 0           | 1 1 0 0                 |
| 0 0 0 1           | 0 0 0 1                 | 1 0 0 1           | 1 1 0 1                 |
| 0 0 1 0           | 0 0 1 1                 | 1 0 1 0           | 1 1 1 1                 |
| 0 0 1 1           | 0 0 1 0                 | 1 0 1 1           | 1 1 1 0                 |
| 0 1 0 0           | 0 1 1 0                 | 1 1 0 0           | 1 0 1 0                 |
| 0 1 0 1           | 0 1 1 1                 | 1 1 0 1           | 1 0 1 1                 |
| 0 1 1 0           | 0 1 0 1                 | 1 1 1 0           | 1 0 0 1                 |
| 0 1 1 1           | 0 1 0 0                 | 1 1 1 1           | 1 0 0 0                 |



| $B_3B_2$                                              | 3 <sub>0</sub> | 01 | 11 | 1 |  |  |  |
|-------------------------------------------------------|----------------|----|----|---|--|--|--|
| 00                                                    |                |    |    |   |  |  |  |
| 01                                                    | 1              | 1  | 1  | 1 |  |  |  |
| 11                                                    |                |    |    |   |  |  |  |
| 10                                                    | 1              | 1  | 1  | 1 |  |  |  |
| $G_2 = \overline{B}_3 B_2 + B_3 \overline{B}_2 = B_2$ |                |    |    |   |  |  |  |







#### 2) 그레이 코드-2진 코드 변환

<그레이 코드-2진 코드 변환 진리표>

| 그레이 코드(입력)              | 2진 코드(출력)         | 그레이 코드(입력)              | 2진 코드(출력)         |
|-------------------------|-------------------|-------------------------|-------------------|
| $G_3$ $G_2$ $G_1$ $G_0$ | $B_3 B_2 B_1 B_0$ | $G_3$ $G_2$ $G_1$ $G_0$ | $B_3 B_2 B_1 B_0$ |
| 0 0 0 0                 | 0 0 0 0           | 1 0 0 0                 | 1 1 1 1           |
| 0 0 0 1                 | 0 0 0 1           | 1 0 0 1                 | 1 1 1 0           |
| 0 0 1 0                 | 0 0 1 1           | 1 0 1 0                 | 1 1 0 0           |
| 0 0 1 1                 | 0 0 1 0           | 1 0 1 1                 | 1 1 0 1           |
| 0 1 0 0                 | 0 1 1 1           | 1 1 0 0                 | 1 0 0 0           |
| 0 1 0 1                 | 0 1 1 0           | 1 1 0 1                 | 1 0 0 1           |
| 0 1 1 0                 | 0 1 0 0           | 1 1 1 0                 | 1 0 1 1           |
| 0 1 1 1                 | 0 1 0 1           | 1 1 1 1                 | 1 0 1 0           |



$$B_3 = G_3$$



$$B_2 = \bar{G}_3 G_2 + G_3 \bar{G}_2 = G_3 \oplus G_2$$



$$B_1 = G_3 \oplus G_2 \oplus G_1 = B_2 \oplus G_1$$



$$B_0 = G_3 \oplus G_2 \oplus G_1 \oplus G_0 = B_1 \oplus G_0$$





<회로도>

#### 3) BCD 코드-3초과 코드 변환

- BCD는 10개의 숫자만 가지므로 1010 이후의 6개의 코드는 BCD에 존재하지 않는 코드
- 입력으로서 사용될 수 없어 무관항으로 처리

|       | BCD 코 | <u>드(입력)</u> |       |       | 3초과 코 | 드(출력) |       |
|-------|-------|--------------|-------|-------|-------|-------|-------|
| $B_3$ | $B_2$ | $B_1$        | $B_0$ | $E_3$ | $E_2$ | $E_1$ | $E_0$ |
| 0     | 0     | 0            | 0     | 0     | 0     | 1     | 1     |
| 0     | 0     | 0            | 1     | 0     | 1     | 0     | 0     |
| 0     | 0     | 1            | 0     | 0     | 1     | 0     | 1     |
| 0     | 0     | 1            | 1     | 0     | 1     | 1     | 0     |
| 0     | 1     | 0            | 0     | 0     | 1     | 1     | 1     |
| 0     | 1     | 0            | 1     | 1     | 0     | 0     | 0     |
| 0     | 1     | 1            | 0     | 1     | 0     | 0     | 1     |
| 0     | 1     | 1            | 1     | 1     | 0     | 1     | 0     |
| 1     | 0     | 0            | 0     | 1     | 0     | 1     | 1     |
| 1     | 0     | 0            | 1     | 1     | 1     | 0     | 0     |
| 1     | 0     | 1            | 0     | ×     | X     | X     | X     |
| 1     | 0     | 1            | 1     | X     | X     | X     | X     |
| 1     | 1     | 0            | 0     | X     | X     | X     | X     |
| 1     | 1     | 0            | 1     | X     | X     | X     | X     |
| 1     | 1     | 1            | 0     | X     | X     | X     | X     |
| 1     | 1     | 1            | 1     | X     | X     | X     | X     |

<진리표>



$$E_3 = B_3 + B_2 B_1 + B_2 B_0$$



$$E_2 = \overline{B}_2 B_1 + \overline{B}_2 B_0 + B_2 \overline{B}_1 \overline{B}_0$$



$$E_1 = \overline{B_1}\overline{B_0} + B_1B_0 = \overline{B_1 \oplus B_0}$$





#### ■ 패리티 발생

- 원래의 데이터에 1비트 패리티를 추가하여 1의 개수를 짝수 또 는 홀수로 맞추는 것
- XOR는 1의 개수가 홀수일때 1이 발생됨. 원래의 데이터에 XOR의 출력을 추가하면 1의 개수가 짝수가 됨

#### ■ 패리티 검출

• 패리티가 추가된 데이터에서 1의 개수가 짝수인지 홀수인지 검 사하는 것



<짝수 패리티 발생회로>



<홀수 패리티 발생회로>



<8비트 직렬회로에서의 짝수/홀수 패리티 발생>

- IC 74280
  - 9비트 홀수/짝수 패리티 발생과 검출





